## Microcontroladores

# Conjunto de Instruções do 8051

Prof. Guilherme Peron Prof. Ronnier Rohrich Prof. Rubão

## Introdução

#### Os microcontroladores:

- Têm instruções limitadas
- Precisam tratar os dados da forma correta

### RISC x CISC

- RISC => Reduced Instruction Set Computer
  - Poucas instruções
  - Instruções ocupam um ciclo de clock
  - Instruções com o mesmo tamanho
  - PIC, ARM, PowerPC
  - Número de Instruções PIC: (~30)
- CISC => Complex Instruction Set Computer
  - Muitas instruções
  - Instruções podem ocupar mais de um ciclo de clock
  - Instruções de tamanho variado
  - o PC (386, 486), **8051**
  - Número de Instruções 8051: (~255)

## Linguagem de Máquina

- Um microcontrolador executa comandos específicos, que são constituídos de números binários.
- Estes comandos ou <u>opcodes</u> constituem a linguagem de máquina.
- Uma instrução do 8051 é constituída de um opcode e um ou mais operandos, neste caso o

comprimento das instruções é variável.



-os verdaderos programadores programan en Binario

## Linguagem de Máquina



Conjunto de Instruções

5

## Linguagem de Assembly

- Para facilitar a vida do programador, criou-se a Linguagem Assembly, que possui o mesmo conjunto de instruções, porém utiliza símbolos (mnemônicos) no lugar dos números.
- A conversão da linguagem assembly para a linguagem de máquina é feita pelo assembler (montador). NUNCA CONFUNDIR!
- Entretanto ainda é específico para cada tipo de CPU, sendo considerada uma linguagem de baixo nível.

## Linguagem de Assembly

Formato de uma instrução assembly



No 8051, um ciclo de máquina é realizado em 12 períodos de clock. Se o clock for de 12 MHz, um ciclo de máquina tem 1us. Então, esta instrução é executada em 2us.

## Linguagem de Assembly

Ah, professor! Vou ter que decorar todos estes tais de mnemônicos?



## Linguagem de Alto Nível

- Há algumas linguagens mais próximas à linguagem humana:
  - C, C++, Pascal, Java etc

 A conversão destas linguagens para a linguagem de máquina é feita pelo compilador / cross compilador

# Modos de Endereçamento

## Modos de Endereçamento

- As instruções operam com <u>dados</u>.
- Os <u>dados</u> podem ser <u>acessados</u> (endereçados) de diversos <u>modos</u>:
  - 1. Registrador
  - 2. Direto
  - 3. Indireto
  - 4. Imediato
  - 5. Relativo
  - 6. Absoluto
  - 7. Longo
  - 8. Indexado



## Endereçamento por registrador

 O código da instrução contém um campo com três bits que identifica qual dos registradores R0 a R7 (Rn) deve ser usado (dentro do banco selecionado). É codificado apenas em um byte.

```
Ex: MOV A, R3 ; move para o acumulador o ; conteúdo de R3

MOV A, Rn

Bytes: 1

Ciclos: 1

Encoding: 1 1 1 0 1 (r r r)
```

Operação: MOV

 $(A) \leftarrow (Rn)$ 

## Endereçamento por registrador

| Mnemônico | Operação     | Flags   | Código   | Bytes | Ciclos |
|-----------|--------------|---------|----------|-------|--------|
| INC Rn    | (Rn)←(Rn)+1  | nenhum  | 00001nnn | 1     | 1      |
| ADD A, Rn | (A)←(A)+(Rn) | C,OV,AC | 00111nnn | 1     | 1      |

## Endereçamento direto

 Permitem o acesso a qualquer posição de memória de dados interna ou SFR. O operando (endereço) é especificado por um campo de 8 bits na instrução.

```
Ex: MOV A, 1Fh ; move o conteúdo do ender ; 1Fh da mem int para o acc ADD A, DPH ; A <- A+DPH
```

## Endereçamento direto

Ex: MOV A, 1Fh ; move o conteúdo do ender ; 1Fh da mem int para o acc

MOV A, direto

Bytes: 2

Ciclos: 1

Encoding: 1 1 1 0 1

end. direto

Operação: MOV

 $(A) \leftarrow (direto)$ 

| Mnemônico    | Operação    | Flags  | Código | Bytes | Ciclos |
|--------------|-------------|--------|--------|-------|--------|
| MOV A, P3    | (A)←(P3)    | nenhum | E5 B0  | 2     | 1      |
| MOV R0, 0C1h | (R0)←(0C1h) | nenhum | A8 C1  | 2     | 2      |

1

0

## Endereçamento indireto

- Na instrução está especificado um registrador cujo conteúdo é um endereço para o operando, como um ponteiro.
- Só podem atuar como ponteiros os registradores R0, R1 e
   SP (para end de 8 bits) e DPTR (para end. de 16 bits).
- O símbolo @ indica "o endereço apontado por".

```
Ex: MOV A, @R0h ; move para o acc o conteúdo do ; end de mem interna apontado ; por R0. (R0 guarda um end da ; memória interna)
```

```
MOVX @DPTR, A ; move o acc para o end de mem ; externa apontado por DPTR
```

## Endereçamento indireto

- Algumas famílias possuem acessos específicos da memória.
- Exemplo: No 80xx52, os 128 bytes superiores da memória RAM interna só podem ser acessados usando este modo de endereçamento.

| Mnemônico              | Operação                         | Flags  | Código   | Bytes | Ciclos |
|------------------------|----------------------------------|--------|----------|-------|--------|
| MOV A, @Ri<br>i=0 ou 1 | $(A)\leftarrow((Ri)_{MDI})$      | nenhum | 1110011i | 1     | 1      |
| MOVX @R1, A            | $((Ri))_{MDE} \leftarrow (A)$    | nenhum | F3       | 1     | 2      |
| MOV @R0, A             | $((Ri))_{MDI} \leftarrow (A)$    | nenhum | F6       | 1     | 1      |
| MOVX @DPTR,A           | ((DPTR)) <sub>MDE</sub> ←<br>(A) | nenhum | F0       | 1     | 2      |

## Endereçamento imediato

- O valor do operando está contido no próprio código da instrução, como uma constante.
- Obs.: "Quando o número hexadecimal começar com A-F o número 0 (zero) deve ser adicionado antes do opererando".

```
Ex: ANL A, #0Fh ; AND lógico bit a bit entre ; o conteúdo do acc e a ANL A, #data ; constante 0Fh Bytes: 2
Ciclos: 1
Encoding: 0 1 0 1 0 1 0 0 dado imediato
```

Operação: ANL

## Endereçamento imediato

Não existe MOVX e MOVC com este modo de endereçamento.

| Mnemônico        | Operação       | Flags  | Código   | Bytes | Ciclos |
|------------------|----------------|--------|----------|-------|--------|
| MOV A, #25       | (A)← 25        | nenhum | 74 19    | 2     | 1      |
| MOV R1, #25h     | (R1)← 25h      | nenhum | 79 25    | 2     | 1      |
| MOV DPTR, #1FFFh | (DPTR) ← 1FFFh | nenhum | 90 1F FF | 3     | 2      |

## Endereçamento relativo

- Permite realizar um salto em relação à posição do PC.
- O operando é um offset
   (diferença) entre o endereço
   de destino e o endereço atual.
- O offset está em complemento de dois, com tamanho de 8 bits, ou seja, no intervalo de +127 a -128 bytes do PC.



| Decimal | Complemento de dois    |
|---------|------------------------|
| -128    | <b>1</b> 0000000 (80h) |
| -127    | <b>1</b> 0000001 (81h) |
| -126    | <b>1</b> 0000010 (82h) |
|         |                        |
| -2      | <b>1</b> 1111110 (FEh) |
| -1      | <b>1</b> 1111111 (FFh) |
| 0       | <b>0</b> 0000000 (00h) |
| 1       | <b>0</b> 0000001 (01h) |
| 2       | <b>0</b> 0000010 (02h) |
|         |                        |
| 126     | <b>0</b> 1111110 (7Eh) |
| 127     | <b>0</b> 1111111 (7Fh) |

## Endereçamento relativo

Instruções que utilizam endereçamento relativo:

DJNZ, CJNE, JB, JNB, JBC, JC, JNC, SJMP, JZ, JNZ

- Permitem apenas saltos curtos (-128 a +127)
- É muito utilizado e, se os limites forem extrapolados, o compilador acusa erro de sintaxe.

| Mnemônico   | Operação                    | Código   | Bytes | Ciclos |
|-------------|-----------------------------|----------|-------|--------|
| SJMP 0FBh   | (PC)← PC-5                  | 80 FB    | 2     | 2      |
| JB P3.1, 10 | Se P3.1=1,<br>(PC)←(PC)+0Ah | 20 B1 10 | 3     | 2      |

## Endereçamento relativo

Ex.



## Endereçamento absoluto

 A memória ROM é dividida em até 32 páginas de 2kB

Permite saltos dentro da mesma página

Instruções ACALL e AJMP (2 bytes)

Normalmente NÃO é utilizado.

## Endereçamento longo

- Permite saltos dentro de toda a faixa de endereçamento possível
- Instruções LCALL e LJMP (3 bytes)
- Muito utilizado.

| Mnemônico   | Operação                                                                                                                            | Código   | Bytes | Ciclos |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------|----------|-------|--------|
| LCALL 5F3Ch | $((SP)) \leftarrow PC_L$<br>$(SP) \leftarrow SP+1$<br>$((SP)) \leftarrow PC_H$<br>$(SP) \leftarrow SP+1$<br>$(PC) \leftarrow 5F3Ch$ | 12 3C 5F | 3     | 2      |
| LJMP 77ACh  | (PC)← 77ACh                                                                                                                         | 02 AC 77 | 3     | 2      |

### Endereçamento indexado

- O endereço de destino depende não só do endereço inserido na instrução, mas também do conteúdo do acc naquele instante, que serve como um índice;
- Usado para leitura de valores armazenados na ROM. São utilizados apontadores de 16 bits (DPTR e PC). Instruções de salto também utilizam;
- Útil para busca em tabelas armazenadas na ROM;
- Geralmente o PC n\u00e3o \u00e9 utilizado.

## Endereçamento indexado

```
Ex: MOV A, #03

MOV DPTR, #TABELA ; DPTR recebe o end de
; mem cujo label TABELA

MOVC A, @A+DPTR ; A= (A+DPTR)
```

| Mnemônico       | Operação          | Código | Bytes | Ciclos |
|-----------------|-------------------|--------|-------|--------|
| MOVC A, @A+DPTR | (A)←((A)+(DPTR))  | 93     | 1     | 2      |
| MOVC A, @A+PC   | (A)←((A)+(PC))    | 83     | 1     | 2      |
| JMP @A+DPTR     | (PC)←((A)+(DPTR)) | 73     | 1     | 2      |

#### Instruções Sem Modo Endereçamento

- Há instruções para as quais não se aplicam os modos de endereçamento;
- Instruções específicas de alguns registradores ou que não têm operandos

| Mnemônico | Operação                           | Código | Bytes | Ciclos |
|-----------|------------------------------------|--------|-------|--------|
| CPL A     | (A)←/(A)                           | F4     | 1     | 1      |
| INC DPTR  | (DPTR)←(DPTR)+1                    | A3     | 1     | 2      |
| RET       | (PC)←((SP-1))((SP))<br>(SP)←(SP)-2 | 22     | 1     | 2      |

#### Visão Geral - Endereçamentos

Estas instruções são divididas em três grupos:

- Transferência de dados na MDI
- Transferência de dados na MDE
- Leitura de tabelas armazenadas na MP (I/E)



#### 8051 Instruction Set Summary

| Rn        | Register R7-RD of the our rently selected. Register Blank.      |
|-----------|-----------------------------------------------------------------|
| Contra la | Chill be seed when be continued and the art to be one to be see |

Ests 8-bit liferial data location's address. This could be an internal Data RAM location (9-127) or a SFR [Le. I/O port, control legister, status egister, etc. (128-285)].

©R 8-bit internal Corta RAM location (0-255) addressed indirectly through eighter R1 or RO.

#data 8-bit constant included in Instruction.

#data 16 16-bit constant included & instruction.

addr16 16-bit destination address. Used by LCALL and LJMP. A branch can be anywhere within the 64k byte Program Memory address space.

addr11 11-bit desthat bit addess. Used by ACALL and AJMP. The branch will be with it be same by byte page of Program. Wemony as the first byte of the following instruction.

rel Signed (Noo's component) 8-bit offset byte. Used by SJMP and all conditional lumps. Pange is -128 to +127 bytes relative to first byte of the following instruction.

bit Die of Addressed bit in Internal Data RAW or Special Function Register.

| Instruction | Hing |    |     | Instruction | Flag |     |    |
|-------------|------|----|-----|-------------|------|-----|----|
|             | C    | GY | MC. | 132         | C .  | GY  | MC |
| ADD         | X    | ×  | ×   | CLRC        | 0    | 0 0 |    |
| ADDC        | ×    | ×  | ×   | OPLC .      | X    | 0 0 |    |
| MISS        | X    | ×  | ×   | ANLICATI    | X    | 0 0 |    |
| MUL         | 0    | ×  | 3 8 | ANL C, bit  | X    |     |    |
| DM          | 0    | ×  | 3   | OFL Chi     | X    |     |    |
| DA          | X    |    | 3   | OFL CIM     | X    |     |    |
| RRC         | X    |    | 3 8 | MOV C, bi   | X    |     |    |
| RIC         | X    |    | 3 3 | CUNE        | X    |     |    |
| TE IR.E     | 1 1  |    | 200 |             |      |     |    |

Note that operations on SFR byte address 200 or bit addresses 209-215  $\mu$ e. the PSW or bits in the PSW) will also should appealing a.

| Mnemone  |          | Description                                  | Byle | Cycle       |
|----------|----------|----------------------------------------------|------|-------------|
| Anthouse | cpuruben | я                                            |      | STEEL STATE |
| ADD AR   | п        | Add regalar to accumulator                   | 1    | 10          |
| ADD Add  | ed       | Add direct byte to accumulate                | 2    | 0           |
| ADD AG   | B        | Add indusci RAM to accumulate                | 1    | 1           |
| ADD AP   | dala     | Add emmediate data to accumulator            | 2    | 1           |
| ADDC AR  | п        | Add regarbs to accumulator with carry flag   | 1    | 1           |
| ADDC Add | ed       | Add direct byte to A with carry tag          | 2    | 1           |
| ADDC AG  | Pa       | Add indust RAM to A with carry larg          | 1    | 10          |
| ADDC AP  | tala     | Add enmedicine data to A with carry tag      | 2    | 1           |
| SUBB AR  | п        | Subtractingula to accumulator with borrow    | 10   | 1           |
| SUBB Add | ed .     | Subtract dead byte to A with carry borrow    | 2    | 1           |
| SUBB Y @ | Pa       | Subtract indeed RAM to A with carry borrow   | 55   | 10          |
| SUBB APE | tala     | Subtract immediate data to A with carrybonov | 2    | 1           |
| NC A     |          | hosmani scomulalor                           | 100  | 9           |
| NC Rn    | 8        | ekges hemsoni                                | 1    | 1           |
| NC des   | d        | Incoment direct byte                         | 2    | 1           |
| NC OR    |          | Incomed named RAM                            | 1    | 10          |
| DEC A    |          | Decement accumulator                         | 100  | 0           |
| DEC Rn   | 8        | Decement regaler                             | 1    | 1           |
| DEC dee  | d        | Decement discibyte                           | 2    | 1           |
| DEC OR   | 1        | Decement indusci RAM                         | 1    | 1           |
| NC DP    | R        | Incoment data ponter                         | 100  | 2           |
| MUL AB   |          | Muliply A and B → [B h((A b)                 | 1    | 4           |
| DN AB    |          | Dwide A by B → A+result, B+remainder         | 18   | 4           |
| DA A     |          | Decimal adjust accumulates                   | 1    | 1           |
| CLR A    |          | Class accumulatos                            | 3. 2 | 1           |

| nemonic |            | Description                            | By in | Oycle |
|---------|------------|----------------------------------------|-------|-------|
| 7L .    | A          | Complement accumulate                  | 3.    | 1.    |
|         | A          | Rolate accumulator bill                | 1.    | 1     |
| .c      | <b>X</b> ( | Rolate accumulator let through carry   |       | 13    |
| ?       | A.         | Rolate accumulator right               |       | 1     |
| 25      | A .        | Rolate accumulator right through carry | 3.    | 1     |
| W RD    |            | Swan relibious widos the accuracions   | - 1   | 1     |

| cgic i | срыгызспа    | 80.00 Nr 565 - 801 - 19002-               | 980 | (1,12) |
|--------|--------------|-------------------------------------------|-----|--------|
|        |              |                                           |     |        |
| NL.    | Advect       | AND deed byte to accumulate:              | 2   | 1.5    |
| NL     | A GRI        | AND indeed RAM to accumulate              | 1   | 1      |
| NL     | A Polata     | AND immediate data to accumulate          | 2   | 1.0    |
| NL     | disc(A       | AND accumulate to dead byte               | 2   | 10     |
| NL     | direct Pdata | AND immediate data to dead byte.          | 9   | 2      |
| FIL.   | A, Rn        | OR regaler to accumulator                 | T   | - 1    |
| FL     | Admed        | OR de ed byte to accumulator              | 2   | 1.0    |
| PL.    | A GRI        | GR inde ad RAM to accumulate              | 1   | 3 1    |
| PL.    | A Polata     | OR immediate data to accumulate           | 2   | - 1    |
| FL     | disc(X       | OR accumulate to de ed byte               | 2   | 1      |
| FL     | direct Pdata | OR immediate data to dead byte            | 9   | 2      |
| RL.    | A,Rn         | Exclusive GR regaler to accumulator       | 1   | - 1    |
| RL     | Administra   | Exclusive QR dead byte to accumulate      | 2   | 1      |
| RL     | A GRI        | Exclusive OR indeed RAM to accumulate     | 7   | - 1    |
| RL     | A Pdata      | Exclusive OR immediate data to accumulate | 2   | - 1    |

| 1R  | ы    | Cha deed bi                         | 2  | 1   |
|-----|------|-------------------------------------|----|-----|
| ErB | C    | Sel carry flag                      | 1  | 1.0 |
| Erp | bi   | Seldend bil                         | 2  | 1   |
| PL  | C    | Complement carry flag               | 11 | 1.5 |
| PL  | ы    | Complement dead bit                 | 2  | 1   |
| NL  | Chi  | AND deed by to carry bug            | 2  | 2   |
| NL  | Сіві | AND complement of dead billio carry | 2  | 2   |
| IFL | Chi  | OR de ed billo carry bg             | 2  | 2   |
| IFL | Сіві | OR complement of de ed bit to carry | 2  | 2   |
| #DV | Chi  | Move de ad bil to carry lbg         | 2  | 1   |

Exclusive OR accumulate to de ad byte.

|            |           | 100100000000000000000000000000000000000      | - |   |
|------------|-----------|----------------------------------------------|---|---|
| CALL 2     | dd'6      | Long sub culre cal                           | 9 | 2 |
| E.         |           | Return from subsodime                        | 9 | 2 |
| SE FI      |           | Return from interrupt                        | 1 | 2 |
| JMP :      | edda !!   | Absolute jump                                | 2 | 2 |
| JMP :      | add 15    | Long jump                                    | 9 | 2 |
| JMP I      | •         | Shortump (reblew address)                    | 2 | 2 |
| MP (       | DAIDPIR   | Jump inde ad reblies to the DPFR             | 1 | 2 |
| L 1        | -         | Jump i accumulato la relo                    | 2 | 2 |
| MT I       | -         | Jump if accumulate is not use o              | 2 | 2 |
| C 1        | -         | Jump if carry tag or set                     | 2 | 2 |
| NC I       | -         | Jump # carry tag or not set                  | 2 | 2 |
| <b>B</b> 1 | atrel     | Jump of bull cales                           | 9 | 2 |
| NB B       | atral     | Jump # bit is not set                        | 2 | 2 |
| ec t       | a(int     | Jump if de act bit is sell and class bit     | 2 | 2 |
| UNE J      | (died) el | Compare dead byte to A and pump if not equal | 2 | 2 |

| Mremone           | Description                                  | Byte. | Cycle |
|-------------------|----------------------------------------------|-------|-------|
| CUNE APplication  | Compas mmedals to A and pmp / not equal      | 9     | 2     |
| C.NE. RoyPdalajel | Compare annead, to reg, and jump # not equal | 9     | 2     |
| C.NE @Rn,Rdab,rd  | Compan emmed . to end. and pump if not equal | 9     | 2     |
| DJNL Rejul        | December and programmed and                  | 2     | 2     |
| D.RL deed id      | Decement died byte and pump in not reco      | 9     | 2     |

| MOV  | ARn.         | Move register to accumulate                    | -63 | 1   |
|------|--------------|------------------------------------------------|-----|-----|
| MOV  | Adead")      | Move deed byte to accumulator                  | 2   |     |
| MOV  | AGR          | Move indeed RAM to accumulator                 | 1   | - 7 |
| MOV  | A.Pdata      | Move mmediale data to accumulator              | 2   | - 1 |
| MOV  | RnA          | Move accumulator to registe                    | 1   | 1   |
| MOV  | Rndsed       | Move deed byte to regarbs                      | 2   | 2   |
| MOV  | RnPdala      | Move mmediale data to regiate                  | 2   | - 7 |
| MOV  | deed,A       | Move accumulator to deed byte                  | 2   | - 1 |
| MOV  | deed,Pn      | Move regale to direct byte                     | 2   | 2   |
| MOV  | deed,deed    | Move deed byte to deed byte                    | 3   | 2   |
| MOV  | dead,@Ri     | Move indeed RAM to deed byte                   | 2   | 2   |
| MOV  | dead, Pdata  | Move emmediate data to dead byte               | 9   | 2   |
| MOV  | QB,A         | Move accumulator to indeed RAM                 | 1)  | 1   |
| MOV  | @Ridnet      | Move deed byte to indust RAM                   | 2   | 2   |
| MOV  | @PI,Pdata    | Move mmedate data to indeed RAM                | 2   | 1   |
| MOV  | DPFR,Pdsis18 | Load data points with a 15-bit constant        | 2   | 2   |
| MOVE | A@AIDPIR     | Move code byle relative to CPFR to accumulator | 1)  | 2   |
| маус | <b>A@APC</b> | Move code byle reblive to PC to accumulate     | 13  | 2   |
| MOVX | A@B          | Move extensi RAM (3-b) add: ) to A             | 15  | 2   |
| MOVX | A@DP1R       | Move external RAM (18-bit adds.) to A          | 15  | 2   |
| MOVA | QB,A         | Move A to external RAM (8-bit side.)           | 10  | 2   |
| MOVX | @OP1RA       | Move A to external RAM (*8-bit addit.)         | 1)  | 2   |
| PUSH | deed         | Push deed byle onto stack                      | 2   | 2   |
| POP  | dead         | Pop direct byte from stack                     | 2   | 2   |
| хон  | A,Rn         | Exchange registe to accumulate                 | 10  | 1   |
| хон  | Adead        | Exchange deed byte to accumulator              | 2   | - 1 |
| XOH. | A@B          | Exchange indeed RVM to accumulator             | C . | - 1 |
| хоно | A@B          | Exchange low-order rabble indir.RAM with A     | 13  | 1   |

| jne A,Pobala,@<br>õmp (A,(+ dala)          |     | cpn a      | A,Pdata,@                                |    |      |                 |                                           |
|--------------------------------------------|-----|------------|------------------------------------------|----|------|-----------------|-------------------------------------------|
| je A, Pdata,@<br>(µmp (A ++ data)          |     | add<br>P   | A Plovij-dala)<br>O                      | 01 | n.   | epre<br>pre<br> | A,Adala)m<br>O                            |
| je.jnbe A,Pdabij@<br>(jemoj (A,Ydabi)      |     | ædd<br>F   | A Royl-data-1)<br>O                      | 01 | ne.  | the<br>chie     | A,Rdala III), ne<br>O                     |
| jest jnt: A,Pdata,@<br>(µmp (A,Y+data)     |     | add<br>F   | A Plote (-data)<br>(C)                   | or | ns.  | inc<br>che      | A,Ridala),rei<br>©                        |
| jb. pres A,Pdaba,@<br>(µmp / A r daba)     |     | add<br>pc  | A, Rov. (-dab)<br>©                      |    | ne.  | F<br>cpn=       | A,Ridala),rei<br>O                        |
| jbe.jne A,Pdabij@<br>(µmp (A,r+daba)       |     | add<br>prc | , Rov(-data-1)<br>Φ                      | 01 | ne.  | the             | A,Ridala III), ne<br>O                    |
| awitch (A.r.,,) Pdata<br>(no A.mod/scalen) | ne. | E PE       | A, Potata, ne<br>ou, belo v<br>ou, above |    | , pr | D f A           | ode f A++dala<br>dala<br>dala or wac, cod |



- Há 255 instruções assembly na arquitetura 8051 divididas basicamente em 5 grupos:
  - Transferência de Dados (Data Transfer)
    - Transferência de dados na memória RAM interna
    - Transferência de dados na memória RAM externa
    - Leitura de tabelas armazenadas na memória ROM
  - Operações Lógicas (Logical)
  - Operações Aritméticas (Arithmetic)
  - Manipulação de Variáveis Booleanas (Bits) (Boolean)
    - Booleanas de desvio
  - Controle de Programa (Desvios) (Program branching)
    - Salto incondicional
    - Salto condicional

- O importante não é conhecer todas as instruções, mas sim as características dos seus grupos principais.
- A referência para o conjunto de instruções do 8051 se encontra disponível no moodle da disciplina na seção Recursos\
  - Guia do Programador e de Instruções da Família 80C51
    - Referência completa
  - Tabela de Instruções do 8051
    - Tabela resumida
  - Mapa Mental de Instruções do 8051
- Na Internet uma ótima fonte é:
  - http://www.keil.com/support/man/docs/is51/is51\_opcodes.htm

## Diretivas de compilação

- Não são instruções, mas definem endereços, nomes ou outras informações importantes.
- Alguns compiladores exigem a definição prévia dos símbolos utilizados (bytes e bits dos SFRs) e seus respectivos endereços.

| Diretiva             | Significado | Função                                                        | Exemplo                               |
|----------------------|-------------|---------------------------------------------------------------|---------------------------------------|
| ORG                  | Origin      | Define a posição da mem de prog de início do programa         | ORG 2000h                             |
| EQU                  | Equate      | Cria sinônimos para dar significado aos elementos do programa | sensor EQU P3.1<br>velocidade EQU 08h |
| DB <valor></valor>   | Define Byte | Cria variáveis em memória                                     | contador: DB 00h                      |
| DB <valor>,</valor>  | Define Byte | Cria vetores em memória                                       | Tabela: DB 15h,22h,35h                |
| DB <string></string> | Define Byte | Cria strings ASCII em memória                                 | MSG: DB "UTFPR"                       |
| END                  | Fim         | Indica o final do programa                                    |                                       |

# Ciclo de desenvolvimento de firmware para microcontroladores



## Software µVision da Keil



## Exemplo de aplicação

Desenvolver por software um registrador de deslocamento de 8 bits, considerando:

CLK: P0.0 (sensível à borda de subida)

IN: P0.1

OUT: P1 (inicialmente em 00000000b)



## Sequência de operações

- Garantir a condição inicial do RESET
- Aguardar pela subida do CLK
- Após a subida em CLK, deslocar o conteúdo de OUT[7..0] uma posição, no sentido de OUT[7] OUT[0]
- Colocar o conteúdo de IN em OUT[0]

## Codificação em assembly

```
$mod51
               1
0000
                             ORG
                                      00.00h
               4
0000 E4
               5
                     inicio: CLR
                                                  ;limpa acumulador
0001 F590
                                     P1,A
                                                  ;coloca OUT[7..0] em 0
               6
                             MOV
                                     P0.0,loop1 ;espera subida do CLK
0003 3080FD
               7
                     loop1:
                             JNB
0006 A281
               8
                             MOV
                                     C, P0.1
                                                  ;coloca IN no Carry
                             RLC
                                                  ;faz deslocamento c/ Carry
0008 33
               9
              10
                                     P1,A
                                                  ;atualiza saídas
0009 F590
                             MOV
000B 2080FD
                    loop2:
                             JΒ
                                      P0.0,loop2
              11
                                                  ;espera
              12
                                                  ; volta ao loop
000E 80F3
                             SJMP
                                      loop1
              13
              14
                             END
```

#### Questão: por quê é necessário a linha 11?

## Sofisticação do projeto (1)

Incluir uma entrada de habilitação (Enable) em P0.2:

```
0000h
         ORG
inicio:
        CLR
                                    ;limpa acumulador
                  Α
                  P1, A
                                    ;coloca OUT[7..0] em 0
         MOV
loop1:
         JNB
                  P0.0, loop1
                                    ;espera subida do CLK
         MOV
                  C, P0.1
                                    ;coloca IN no Carry
                  P0.2, loop2
                                    ;habilitação está ativa?
         JNB
                                    ;faz deslocamento com Carry
         RLC
                  Α
                  P1, A
         MOV
                                    ;atualiza saídas
loop2:
         JB
                  P0.0,loop2
                                    ;espera descida do CLK
                  loop1
         SJMP
                                    ;volta ao loop
         END
```

## Sofisticação do projeto (2)

Incluir uma entrada de sentido (Up-Down) em P0.3:

```
ORG
                  0000h
inicio: CLR
                                    ;limpa acumulador
                  Α
         MOV
                  P1, A
                                    ;coloca OUT[7..0] em 0
loop1:
                  P0.0,loop1
                                    ;espera subida do CLK
         JNB
                  C, P0.1
                                    ;coloca IN no Carry
         MOV
                  P0.2, loop2
                                    ;habilitação está ativa?
         JNB
         JNB
                  P0.3, dir
                                    ;sentido para a direita ?
         RLC
                                    ;desloca p/esquerda c/Carry
esq:
                  Α
                  atual
         SJMP
dir:
         RRC
                                    ;desloca p/direita c/Carry
atual:
                  P1, A
                                    ;atualiza saídas
         MOV
loop2:
         JB
                  P0.0,loop2
                                    ;espera descida do CLK
                  loop1
                                    ;volta ao loop
         SJMP
         END
```

Criar um novo projeto e salvar numa pasta de trabalho



- Selecionar Atmel e o nome do processsador: AT89C5131A
- Copy standard 8051 startup code to project folder and add file to project? NÃO



Criar um novo arquivo com FILE/NEW

Editar o arquivo, iniciando com ORG e terminando com END

Salvar o arquivo com extensão A51 na mesma pasta do projeto.

Incluir o novo programa no projeto.



#### Compilar o Programa:



#### Linkar o Programa:



A janela de saída apresenta o resultado, erros e warnings:

```
Build Output

assembling programa1.a51...
programa1.a51 - 0 Error(s), 0 Warning(s).
```

## A janela de saída apresenta o resultado:

```
Build Output

Build target 'Target 1'
linking...

Program Size: data=8.0 xdata=0 code=5
"teste" - 0 Error(s), 0 Warning(s).
```

- Executar o programa na aba DEBUG
- 2. Utilizar os comandos:
  - RUN
  - STOP
  - STEP
- 3. Acompanhar as janelas:
  - Disassembly
  - Registers
  - Memory

